加入我们的 Works With 2022,参加技术会议、实操研讨会、主题演讲和专题讨论会,这些均经专门设计,可让参会者为开发和交付前沿物联网技术做好准备。
零件号 | 集成 MCU | MCU 内核 | 闪存 | RAM | 通信 | 输出功率 (dBm) | RX 电流 (mA) | 接收灵敏度 (dBm) | 专有 2.4GHz | 专有 Sub-GHz | 多协议 | 加密 | 数字 I/O 引脚 | DAC | 电容式感应 | 温度传感器 | 定时器(16 位) | RTC | 比较器 | 温度范围 (ºC) | 封装类型 | 封装尺寸 (毫米) | 调试接口 |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
ARM Cortex-M33 | 256 | 32 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -22 14 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 23 | VDAC | 4 | 2 | -40 85 | QFN40 | 5 × 5 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 256 | 32 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -22 14 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 31 | VDAC | 4 | 2 | -40 85 | QFN48 | 6 × 6 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 512 | 64 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -22 14 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 23 | VDAC | 4 | 2 | -40 85 | QFN40 | 5 × 5 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 512 | 64 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -22 14 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 31 | VDAC | 4 | 2 | -40 85 | QFN48 | 6 × 6 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 512 | 64 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -22 14 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 22 | VDAC | 4 | 2 | -40 85 | QFN40 | 5 × 5 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 256 | 32 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -20 20 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 23 | VDAC | 4 | 2 | -40 85 | QFN40 | 5 × 5 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 256 | 32 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -20 20 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 31 | VDAC | 4 | 2 | -40 85 | QFN48 | 6 × 6 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 512 | 64 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -20 20 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 23 | VDAC | 4 | 2 | -40 85 | QFN40 | 5 × 5 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 512 | 64 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -20 20 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 31 | VDAC | 4 | 2 | -40 85 | QFN48 | 6 × 6 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 512 | 64 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -20 20 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 22 | VDAC | 4 | 2 | -40 85 | QFN40 | 5 × 5 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 128 | 32 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -22 14 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 23 | VDAC | 4 | 2 | -40 85 | QFN40 | 5 × 5 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 512 | 64 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -22 14 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 23 | VDAC | 4 | 2 | -40 125 | QFN40 | 5 × 5 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 512 | 64 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -22 14 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 31 | VDAC | 4 | 2 | -40 125 | QFN48 | 6 × 6 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 128 | 32 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -20 20 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 23 | VDAC | 4 | 2 | -40 85 | QFN40 | 5 × 5 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 512 | 64 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -20 20 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 23 | VDAC | 4 | 2 | -40 125 | QFN40 | 5 × 5 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 512 | 64 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -20 20 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 31 | VDAC | 4 | 2 | -40 125 | QFN48 | 6 × 6 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 512 | 64 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -20 20 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 22 | VDAC | 4 | 2 | -40 125 | QFN40 | 5 × 5 | JTAG、 SW、 ETM | ||||||||
ARM Cortex-M33 | 512 | 64 | 2 个 I²C 1 个 I²S 4 个 SPI 个 USART 个 EUART | -20 20 | 3.7 | -125.8 (在 @ 915 MHz 时为 4.8 kbps OQPSK) | AES-128 AES-256 ECC SHA-1 SHA-2 | 30 | VDAC | 4 | 2 | -40 125 | QFN48 | 6 × 6 | JTAG、 SW、 ETM |