Si5348/83/84/88/89 网络同步器时钟

我们的网络同步器时钟具有行业领先的抖动性能,并且低功耗,非常适合 SyncE/SONET/SDH 计时卡和比萨饼盒应用,以及 5G 无线通信系统和数据中心交换机。凭借多达三种集成 DSPLL® 设备和小封装尺寸,这类设备为计时同步领域降低了复杂程度,并缩小了 PCB 尺寸。每个 DSPLL 都能单独配置成一个 SyncE/SONET/SDH PLL,IEEE 1588 DCO,支持 1PPS/1Hz;或一个通用 PLL,支持处理器或 FPGA 时钟。旧版 SETS 系统也能使用这些设备来达到 Stratum 3/3E 标准。

Si5388/89 时钟具有嵌入式 IEEE 1588 伺服环路处理功能。在与可用 IEEE 1588 主机软件协议栈结合使用的情况下,可形成完整的 IEEE 1588 同步解决方案。

适用于 Xilinx Zynq® UltraScale+™ MPSoC 和 RFSoC 的计时解决方案

最大输入频率范围
750 MHz
相位抖动 (RMS)
100 fs

网络同步器时钟一般规格

  • 单个 IC 中多达三种独立的 DSPLL 支持灵活的 SyncE/IEEE 1588 和 SETS 架构
  • Si5388/89 时钟具有嵌入式 IEEE 1588 伺服回路处理功能;在与可用 IEEE 1588 主机软件协议栈结合使用的情况下,可形成完整的 IEEE 1588 同步解决方案。
  • 每种 DSPLL 利用任意输入频率生成任意输出频率
  • 支持 1 PPS/1 Hz 输入和输出频率
  • 出色的100 fs RMS 抖动性能
  • 每种 DSPLL 的可编程环路带宽低至 0.001Hz
  • 同步、自由运行和保持模式
  • 自动/手动无中断切换
  • 状态监控:LOL、LOS、OOF
  • 每种 DSPLL 上引脚或软件可控制的 DCO,分辨率达 1 ppt/步
  • 满足以下要求:
    • ITU-T G.8262.1(增强型 SyncE)eEEC
    • ITU-T G.8273.2 T-BC, T-TSC
    • ITU-T G.8262 (SyncE) EEC 选项 1 和 2
    • ITU-T G.8262.1ITU-T G.8261
    • ITU-T G.812 Type III, IV, ITU-T G.813 Option1
    • Telcordia GR-1244、GR-253 (Stratum 3/3E)
Find the Right 网络同步器时钟 选择列
选择列
零件号 自定义 最小输入频率 最大输入频率 最大输出频率 输出格式 最小环路带宽 (Hz) 最大环路带宽 (Hz) 描述 控制 参考输入 时钟输出 相位抖动 (RMS) VDD (V) VDDO (V) 封装类型 封装尺寸 (mm) 时钟发生器 抖动衰减时钟 同步以太网/1588 PCI Express 时钟 4G/LTE 无线时钟 英特尔 x86 时钟 最小输出频率
定制 0.008 750 718.5 CML、HCSL、LVCMOS、LVDS、LVPECL 0.001 4000 网络同步器和抖动衰减器 I2C/SPI 5 7 0.125 1.8 + 3.3V 1.8,2.5,3.3 QFN64 9 × 9 0.000001
定制 0.008 750 350 CML、HCSL、LVCMOS、LVDS、LVPECL 0.001 4000 网络同步器和抖动衰减器 I2C/SPI 5 7 0.125 1.8 + 3.3V 1.8,2.5,3.3 QFN64 9 × 9 0.000001
定制 0.000001 750 718.5 CML、HCSL、LVCMOS、LVDS、LVPECL 0.001 4000 带有 1PPS 输入/输出的 3-PLL 网络同步器 I2C 5 7 0.15 1.8 + 3.3V 1.8,2.5,3.3 LGA56 8x8 0.000001
定制 0.000001 750 350 CML、HCSL、LVCMOS、LVDS、LVPECL 0.001 4000 带有 1PPS 输入/输出的 3-PLL 网络同步器 I2C 5 7 0.15 1.8 + 3.3V 1.8,2.5,3.3 LGA56 8x8 0.000001
定制 0.000001 750 718.5 CML、HCSL、LVCMOS、LVDS、LVPECL 0.001 4000 带有 1PPS 输入/输出的 1-PLL 网络同步器 I2C 5 7 0.15 1.8 + 3.3V 1.8,2.5,3.3 LGA56 8x8 0.000001
定制 0.000001 750 350 CML、HCSL、LVCMOS、LVDS、LVPECL 0.001 4000 带有 1PPS 输入/输出的 1-PLL 网络同步器 I2C 5 7 0.15 1.8 + 3.3V 1.8,2.5,3.3 LGA56 8x8 0.000001
定制 0.000001 750 718.5 CML、HCSL、LVCMOS、LVDS、LVPECL 0.001 0.004 符合 IEEE 1588v2 协议要求的 2-PLL 网络同步器时钟 SPI 5 8 0.105 1.8 + 3.3 1.8 LGA64 9 × 9 0.000001
定制 0.000001 750 350 CML、HCSL、LVCMOS、LVDS、LVPECL 0.001 0.004 符合 IEEE 1588v2 协议要求的 2-PLL 网络同步器时钟 SPI 5 8 0.105 1.8 + 3.3 1.8 LGA64 9 × 9 0.000001
定制 0.000001 750 718.5 CML、HCSL、LVCMOS、LVDS、LVPECL 0.001 0.004 符合 IEEE 1588v2 协议要求的 2-PLL 网络同步器时钟 SPI 5 8 0.105 1.8 + 3.3 3.3 LGA64 9 × 9 0.000001
定制 0.000001 750 350 CML、HCSL、LVCMOS、LVDS、LVPECL 0.001 0.004 符合 IEEE 1588v2 协议要求的 2-PLL 网络同步器时钟 SPI 5 8 0.105 1.8 + 3.3 3.3 LGA64 9 × 9 0.000001
定制 0.000001 750 718.5 CML、HCSL、LVCMOS、LVDS、LVPECL 0.001 0.004 符合 IEEE 1588v2 协议要求的 3-PLL 网络同步器时钟 SPI 5 8 0.105 1.8 + 3.3 1.8 LGA64 9 × 9 0.000001
定制 0.000001 750 350 CML、HCSL、LVCMOS、LVDS、LVPECL 0.001 0.004 符合 IEEE 1588v2 协议要求的 3-PLL 网络同步器时钟 SPI 5 8 0.105 1.8 + 3.3 1.8 LGA64 9 × 9 0.000001
定制 0.000001 750 718.5 CML、HCSL、LVCMOS、LVDS、LVPECL 0.001 0.004 符合 IEEE 1588v2 协议要求的 3-PLL 网络同步器时钟 SPI 5 8 0.105 1.8 + 3.3 3.3 LGA64 9 × 9 0.000001
定制 0.000001 750 350 CML、HCSL、LVCMOS、LVDS、LVPECL 0.001 0.004 符合 IEEE 1588v2 协议要求的 3-PLL 网络同步器时钟 SPI 5 8 0.105 1.8 + 3.3 3.3 LGA64 9 × 9 0.000001

按 A -> Z 顺序排序
按 Z -> A 顺序排序

按值筛选...

适用于 Xilinx Zynq® UltraScale+™ MPSoC 和 RFSoC 的 Silicon Labs 计时解决方案

Zynq® Ultrascale+™ MPSoC 和 RFSoC 的 Xilinx® 产品组合将可扩展的高性能 FPGA 系列与多种片上系统产品型号相结合,帮助客户满足范围广泛的应用和系统要求。Zynq® 系列设备利用创新技术在不影响性能的情况下降低总功耗。

Xilinx 选择 Silicon Labs 计时设备来为其 MPSoC (ZCU102) 和 RFSoC (ZCU111) 评估套件提供支持,因为这些设备具有高灵活性、低抖动/相位噪声特性,使客户能够获得行业领先的性能并降低功耗。

访问 Xilinx® MPSoCRFSoC 页面了解更多信息

适用于 Xilinx 设计的 Silicon Labs 重要计时功能

  • 支持 SyncE 和 IEEETM 1588v2 的 Si5389 网络同步器时钟
    • 随内部 IEEE 1588 伺服软件和协议栈软件一起出售的时钟,构成高度集成的 IEEETM 1588v2 解决方案。
    • 符合 ITU-T G.8262 (SyncE) 选项 1 和 2、G.8262.1 (eEEC)、G.8261 以及 G.8273.2(T-BC 和 T-TSC)标准。
    • 与 MPSoC 或 RFSoC 配合使用
  • Si5388-SW IEEE 1588 协议栈软件
    • 主机处理器软件上的 Si5388-SW 协议栈与带内部 IEEE 1588 伺服软件的 Si5389 时钟配对,构成业界集成度非常高的 IEEE 解决方案。
    • 与带 MPSoC 或 RFSoC 的 Si5389 时钟配合使用
  • Si5386 无线抖动衰减器
    • 超低噪声设计可提供高性能 JESD204B DCLK 和 SYSREF 时钟对,以及适用于非 CPRI 时钟(如以太网时钟)的灵活的任意速率时钟
    • 与 RFSoC 配合使用。
  • Si5341 时钟发生器
    • 超低抖动时钟可以合成宽范围的整数和非整数相关频率,具有低于 100 fs rms 的相位抖动性能,系统参考时钟误差为 0 ppm
    • 与 MPSoC 或 RFSoC 配合使用。
联系销售部门
关闭
正在加载结果
Powered by Translations.com GlobalLink OneLink Software