数据中心

脊/叶和架顶式 (ToR) 交换机

业界较为广泛的数据中心交换机时序解决方案组合

简介

Sub-100 fs RMS 相位抖动时序三合一:振荡器、时钟发生器、抖动衰减器

在数据中心交换机 SoC 平台中采用 56G 和 112G SerDes 可以显著提高带宽,但是随着这些数据速率和带宽水平的提高,参考时钟的 RMS 相位抖动要求降低了一半,这带来了新的设计挑战。 我们为 100G/400G 交换机平台提供广泛的时序产品组合,通过我们的 sub-100 fs 系列 Si54x 振荡器、Si5391 时钟发生器、Si5395/4/2 抖动衰减器,以及 IEEE 1588 网络同步器硬件和软件解决方案 解决同步和异步架构问题。

设计注意事项

设计数据中心交换机时,您需要了解的信息 

针对交换机设计选择时序解决方案首先要梳理所有参考时钟、性能水平以及设计中所需的相关时序功能(常称为时钟树)。 交换机 SoC 和 PHY 数据表中通常会列出频率、输出格式和相关 RMS 相位抖动要求。在梳理时钟树和选择实施理想的时序解决方案时,我们建议您考虑以下方面:

时序体系结构:在概述详细的时钟树之前,第一步是定义交换机设计是异步(或自由运行)还是同步,以及是否需要 IEEE 1588 PTP 同步支持。 同步设计需要锁定来自另一个源的输入时钟,并且需要使用抖动衰减器在频率产生之前过滤来自输入参考时钟的抖动。 或者,异步设计在本地产生所有频率,通常使用时钟发生器或振荡器。

性能:RMS 相位抖动是选择时序解决方案之前要审查的格外重要的参数。 随着数据速率和带宽水平的提高,参考时钟的 RMS 相位抖动要求提高了一倍,通常会将系统抖动容许量减半。 用于 400G 交换机的最新一代交换机 SoC 和 PHY 集成了 56G/112G SerDes,要求参考时钟的 RMS 相位抖动小于 150 fs,而较低的 40G/100G 带宽设计使用 28G SerDes,对参考时钟的 RMS 相位抖动要求为 300 fs。 我们建议您按照重要性对时钟树进行总结,将 RMS 相位抖动要求最严格的时钟列在顶部。 Silicon Labs 的振荡器时钟发生器抖动衰减器根据 RMS 相位抖动性能水平进行分类,便于您选择符合特定要求的合适器件。

频率灵活性: 数据中心交换机设计通常需要不同频率的组合(在不同输出电压下具有不同输出格式级别)。 Silicon Labs 获得专利的 DSPLLMultiSynth 技术可提供高度时钟合成能力,可在多达 12 个输出上的整数和小数相关输出频率实现 0ppm 合成误差,同时可尽可能地减少外部元件并提供业界出众的抖动性能。   我们的 Si5332/Si5391 时钟发生器和 Si5395 抖动衰减器能够同时提供 312.5M、156.25M、100M、50M 和 25M 输出时钟,可满足单 IC 解决方案中整个数据中心交换机时钟树的要求。

功能集和集成:Silicon Labs 的时序解决方案配备了许多功能,可以进一步优化和简化您的交换机设计,例如无中断切换、信号损耗、降低 EMI 的扩频功能、频率选择功能、输出使能控制、多配置文件选择,以及集成晶体参考源。 我们知道抖动性能至关重要,因此我们的产品在所有的电源引脚上都纳入了片上 LDO,从而实现处于业界前列的 PSNR 性能。 通过片上实现抑制外部电源和板级噪声极大减少了电源滤波所需的外部组件数量,从而降低了电路板空间和成本,并确保了输出时钟抖动性能符合数据表规格限值。

定制:我们的 ClockBuilder Pro 软件工具可指导您针对自己的时钟树要求轻松、逐步地生成特定的时钟发生器或抖动衰减器配置文件。 配置文件完成后,ClockBuilder Pro 可针对您的设计专门分配一个定制部件号,提供相关数据表附录,并允许您将其保存以备后用。 我们 Si54x Ultra 系列振荡器 的部件编号生成可以直接在我们的网站上进行配置。

IEEE 1588: 随着数据中心在我们的通信基础设施中变得愈发重要,IEEE 1588 PTP 将很快成为数据中心网络交换设备的标准,就像其在 5G 无线基础设施和核心/城域路由中一样。 Silicon Labs 提供了一种新的 PTP 时序方法,该方法支持 G.8262、G.8262.1 和 G.8273.2 T-BC C 类和 D 类。我们提供了一整套网络同步器、AccuTime 软件和模块解决方案,非常适合数据中心交换应用中的分布式时序体系结构。

供应情况: 在短时间内采购足够的组件满足原型或生产构建并非易事。 我们采用以解决方案为导向的方法开发灵活、可编程的芯片,此类芯片可通过 ClockBuilder Pro 轻松配置,从而在制造流程中实现无缝集成,以在 2 周内为您提供预编程样品,并在短短 4 周内完成生产。 我们的现场编程器还能够即刻对空白设备进行编程,或使用 I2C 重新配置设备。

方框图
查找合适的产品


资源

ClockBuilder Pro 软件

PCIe 时钟抖动工具

Si54x 振荡器部件编号

振荡器相位噪声查找工具

数据中心趋势推动下一波时序领域的创新

IEEE 1588 标准

适用于非电信应用的 IEEE 1588 计时解决方案

以Silicon Labs的时钟工具做为构建时钟树的理想选择

介绍 PCIe Gen 4/5/6 规格并讲解抖动测量

揭秘 56G/112G Serdes 时钟抖动和抖动要求

为 XO/VCXO SerDes 选择 56G/112G 时钟参考时的设计考量

借助 PCIe 时钟抖动工具快速、轻松进行测量

实现准确的 PCIe 第 4.0 代时钟抖动测量

在 PCIe 背板上驱动长线以简化评估

简介
设计注意事项
方块图
查找合适的产品
资源
关闭
正在加载结果
关闭
Powered by Translations.com GlobalLink OneLink Software